目录
📂 数字电路与逻辑设计/
📂 01-视频教程/
📂 数字电路与逻辑设计_华中科技大学/
📂 {0}--课件/
📝 (1.1.1)--科技革命促生互联网时代.pdf (3.17 MB)
📝 (1.2.1)--半导体与微电子技术.pdf (3.54 MB)
📝 (1.3.1)--课程性质、内容与学习方法.pdf (2.36 MB)
📝 (2.1.1)--1.1 数字信号与系统.pdf (2.51 MB)
📝 (2.2.1)--1.2 数制及其转换.pdf (1.85 MB)
📝 (2.3.1)--1.3.1 原码.pdf (2.10 MB)
📝 (2.3.2)--1.3.2 反码.pdf (1.50 MB)
📝 (2.3.3)--1.3.3 补码.pdf (2.31 MB)
📝 (2.4.1)--1.4 几种常用的编码.pdf (2.55 MB)
📝 (3.1.1)--2.1.1 逻辑代数的公理和基本运算.pdf (2.75 MB)
📝 (3.1.2)--2.1.2 逻辑函数.pdf (2.46 MB)
📝 (3.2.1)--2.2.1 逻辑代数的基本定理.pdf (1.61 MB)
📝 (3.2.2)--2.2.2 逻辑代数的规则.pdf (1.62 MB)
📝 (3.2.3)--2.2.3 复合逻辑.pdf (2.33 MB)
📝 (3.3.1)--2.3.1 逻辑表达式的基本形式.pdf (1.22 MB)
📝 (3.3.2)--2.3.2 逻辑表达式的标准形式.pdf (2.64 MB)
📝 (3.3.3)--2.3.3 逻辑表达式的转换.pdf (2.15 MB)
📝 (3.4.1)--2.4.1 与或表达式化简方法.pdf (1.81 MB)
📝 (3.4.2)--2.4.2 与或表达式化简举例.pdf (0.69 MB)
📝 (3.4.3)--2.4.3 或与表达式化简.pdf (1.09 MB)
📝 (3.5.1)--2.5.1 卡诺图的组成及性质.pdf (2.18 MB)
📝 (3.5.2)--2.5.2 卡诺图上最小项的合并规律.pdf (1.67 MB)
📝 (3.5.3)--2.5.3 卡诺图化简逻辑函数.pdf (1.81 MB)
📝 (3.6.1)--2.6 列表化简法.pdf (1.50 MB)
📝 (3.7.1)--第二章 逻辑代数基础教材.pdf (4.86 MB)
📝 (4.1.1)--3.1 数字集成电路的分类.pdf (2.48 MB)
📝 (4.2.1)--3.2.1 二极管的开关特性.pdf (1.76 MB)
📝 (4.2.2)--3.2.2 三极管的开关特性.pdf (2.14 MB)
📝 (4.3.1)--3.3 简单逻辑门电路.pdf (1.47 MB)
📝 (4.4.1)--3.4.1 典型的TTL与非门.pdf (2.00 MB)
📝 (4.4.2)--3.4.2 常用的集成TTL门电路.pdf (1.52 MB)
📝 (4.4.3)--3.4.3 两种特殊的门电路.pdf (2.14 MB)
📝 (4.5.1)--3.5.1 MOS管的开关特性.pdf (1.83 MB)
📝 (4.5.2)--3.5.2 CMOS集成逻辑门.pdf (2.45 MB)
📝 (4.6.1)--3.6 正逻辑和负逻辑.pdf (1.11 MB)
📝 (5.1.1)--4.1 逻辑电路的分类.pdf (1.85 MB)
📝 (5.2.1)--4.2 组合逻辑电路分析.pdf (2.13 MB)
📝 (5.3.1)--4.3.1 组合逻辑电路设计的一般步骤.pdf (1.83 MB)
📝 (5.3.2)--4.3.2 包含无关条件的组合逻辑电路设计.pdf (2.49 MB)
📝 (5.3.3)--4.3.3 多输出组合逻辑电路的设计.pdf (2.36 MB)
📝 (5.3.4)--4.3.4 无反变量提供的组合逻辑电路设计.pdf (2.81 MB)
📝 (5.4.1)--4.4.1 组合逻辑电路中险象的定义.pdf (1.88 MB)
📝 (5.4.2)--4.4.2 组合逻辑电路中险象的判断.pdf (1.27 MB)
📝 (5.4.3)--4.4.3 组合逻辑电路中险象的消除.pdf (1.61 MB)
📝 (5.5.1)--第四章 组合逻辑电路教材.pdf (1.77 MB)
📝 (6.1.1)--3.7.1 触发器概述.pdf (1.35 MB)
📝 (6.1.2)--3.7.2 基本RS触发器.pdf (2.72 MB)
📝 (6.1.3)--3.7.3 钟控触发器.pdf (3.46 MB)
📝 (6.1.4)--3.7.4 主从RS触发器.pdf (2.53 MB)
📝 (6.1.5)--3.7.5 主从JK触发器.pdf (2.97 MB)
📝 (6.1.6)--3.7.6 维持阻塞触发器.pdf (4.01 MB)
📝 (7.1.1)--虚拟实验平台操作说明.pdf (0.62 MB)
📝 (9.1.1)--5.1.1 时序逻辑电路概述.pdf (3.21 MB)
📝 (9.1.2)--5.1.2 同步时序逻辑电路的描述方法.pdf (2.96 MB)
📝 (9.2.1)--5.2.1 同步时序逻辑电路表格分析法.pdf (4.14 MB)
📝 (9.2.2)--5.2.2 同步时序逻辑电路代数分析法.pdf (3.70 MB)
📝 (9.3.1)--5.3.1 同步时序逻辑电路的一般设计步骤.pdf (1.39 MB)
📝 (9.3.2)--5.3.2 原始状态图1.pdf (1.47 MB)
📝 (9.3.3)--5.3.3 原始状态图2.pdf (2.23 MB)
📝 (9.3.4)--5.3.4 原始状态图化简.pdf (2.70 MB)
📝 (9.3.5)--5.3.5 状态编码.pdf (1.39 MB)
📝 (9.3.6)--5.3.6 确定激励函数和输出函数.pdf (2.78 MB)
📝 (9.4.1)--5.4.1 同步时序逻辑电路设计举例.pdf (3.99 MB)
📝 (9.4.2)--5.4.2 自启动的问题.pdf (4.23 MB)
📝 (10.1.1)--6.1 异步时序逻辑电路的特点与分类.pdf (1.93 MB)
📝 (10.2.1)--6.2.1 脉冲异步时序逻辑电路分析.pdf (2.86 MB)
📝 (10.2.2)--6.2.2 脉冲异步时序逻辑电路设计.pdf (4.33 MB)
📝 (10.3.1)--6.3.1 电平异步时序逻辑电路的结构模型和分析方法.pdf (2.65 MB)
📝 (10.3.2)--6.3.2 电平异步时序逻辑电路分析.pdf (1.67 MB)
📝 (10.3.3)--6.3.3 电平异步时序逻辑电路中的竞争.pdf (3.06 MB)
📝 (12.1.1)--7.1.1 二进制并行加法器.pdf (3.48 MB)
📝 (12.1.2)--7.1.2 译码器.pdf (4.89 MB)
📝 (12.1.3)--7.1.3 编码器.pdf (4.51 MB)
📝 (12.1.4)--7.1.4 多路选择器.pdf (3.22 MB)
📝 (12.1.5)--7.1.5 多路分配器.pdf (2.29 MB)
📝 (12.2.1)--7.2.1 计数器74193及应用.pdf (3.57 MB)
📝 (12.2.2)--7.2.2 计数器74290及应用.pdf (1.57 MB)
📝 (12.2.3)--7.2.3 集成寄存器.pdf (4.59 MB)
📝 (12.3.1)--7.3.1 集成定时器555.pdf (4.81 MB)
📝 (12.3.2)--7.3.2 多谐振荡器.pdf (1.64 MB)
📝 (12.3.3)--7.3.3 施密特触发器.pdf (1.22 MB)
📝 (12.3.4)--7.3.4 单稳态触发器.pdf (1.35 MB)
📝 (12.4.1)--7.4.1 集成DA转换器的工作原理.pdf (4.07 MB)
📝 (12.4.2)--7.4.2 集成AD转换器的工作原理.pdf (3.91 MB)
📝 (13.1.1)--8.1 PLD概述.pdf (2.58 MB)
📝 (13.2.1)--8.2.1 可编程只读存储器PROM.pdf (3.56 MB)
📝 (13.2.2)--8.2.2 可编程逻辑阵列PLA.pdf (1.68 MB)
📝 (13.2.3)--8.2.3 其他低密度可编程逻辑器件.pdf (1.84 MB)
📝 (13.3.1)--8.3.1 现场可编程门阵列FPGA.pdf (2.46 MB)
📝 (13.3.2)--8.3.2 Vivado设计套件.pdf (1.46 MB)
📂 {1}--课程/
📂 {1}--绪论/
📂 {1}--科技革命促生互联网时代/
📝 (1.1.1)--科技革命促生互联网时代.pdf (3.17 MB)
📽️ [1.1.1]--科技革命促生互联网时代.mp4 (245.33 MB)
📄 [1.1.1]--科技革命促生互联网时代.srt (0.03 MB)
📝 [1.1.1]--科技革命促生互联网时代.txt (0.02 MB)
📂 {2}--半导体与微电子技术/
📝 (1.2.1)--半导体与微电子技术.pdf (3.54 MB)
📽️ [1.2.1]--半导体与微电子技术.mp4 (108.71 MB)
📄 [1.2.1]--半导体与微电子技术.srt (0.02 MB)
📝 [1.2.1]--半导体与微电子技术.txt (0.01 MB)
📂 {3}--课程性质、内容与学习方法/
📝 (1.3.1)--课程性质、内容与学习方法.pdf (2.36 MB)
📽️ [1.3.1]--课程性质、内容与学习方法.mp4 (111.24 MB)
📄 [1.3.1]--课程性质、内容与学习方法.srt (0.02 MB)
📝 [1.3.1]--课程性质、内容与学习方法.txt (0.01 MB)
📂 {2}--第一章 基本知识/
📂 {1}--1.1 数字信号与系统/
📝 (2.1.1)--1.1 数字信号与系统.pdf (2.51 MB)
📽️ [2.1.1]--1.1 数字信号与系统.mp4 (123.69 MB)
📄 [2.1.1]--1.1 数字信号与系统.srt (0.02 MB)
📝 [2.1.1]--1.1 数字信号与系统.txt (0.01 MB)
📂 {2}--1.2 数制及其转换/
📝 (2.2.1)--1.2 数制及其转换.pdf (1.85 MB)
📽️ [2.2.1]--1.2 数制及其转换.mp4 (147.24 MB)
📄 [2.2.1]--1.2 数制及其转换.srt (0.02 MB)
📝 [2.2.1]--1.2 数制及其转换.txt (0.01 MB)
📂 {3}--1.3 带符号二进制数的代码表示/
📝 (2.3.1)--1.3.1 原码.pdf (2.10 MB)
📝 (2.3.2)--1.3.2 反码.pdf (1.50 MB)
📝 (2.3.3)--1.3.3 补码.pdf (2.31 MB)
📽️ [2.3.1]--1.3.1 原码.mp4 (115.37 MB)
📄 [2.3.1]--1.3.1 原码.srt (0.02 MB)
📝 [2.3.1]--1.3.1 原码.txt (0.01 MB)
📽️ [2.3.2]--1.3.2 反码.mp4 (87.35 MB)
📄 [2.3.2]--1.3.2 反码.srt (0.01 MB)
📝 [2.3.2]--1.3.2 反码.txt (0.01 MB)
📽️ [2.3.3]--1.3.3 补码.mp4 (163.74 MB)
📄 [2.3.3]--1.3.3 补码.srt (0.02 MB)
📝 [2.3.3]--1.3.3 补码.txt (0.01 MB)
📂 {4}--1.4 几种常用的编码/
📝 (2.4.1)--1.4 几种常用的编码.pdf (2.55 MB)
📽️ [2.4.1]--1.4 几种常用的编码.mp4 (151.15 MB)
📄 [2.4.1]--1.4 几种常用的编码.srt (0.02 MB)
📝 [2.4.1]--1.4 几种常用的编码.txt (0.01 MB)
📂 {3}--第二章 逻辑代数基础/
📂 {1}--2.1 逻辑代数的基本概念/
📝 (3.1.1)--2.1.1 逻辑代数的公理和基本运算.pdf (2.75 MB)
📝 (3.1.2)--2.1.2 逻辑函数.pdf (2.46 MB)
📽️ [3.1.1]--2.1.1 逻辑代数的公理和基本运算.mp4 (139.90 MB)
📄 [3.1.1]--2.1.1 逻辑代数的公理和基本运算.srt (0.02 MB)
📝 [3.1.1]--2.1.1 逻辑代数的公理和基本运算.txt (0.01 MB)
📽️ [3.1.2]--2.1.2 逻辑函数.mp4 (111.81 MB)
📄 [3.1.2]--2.1.2 逻辑函数.srt (0.02 MB)
📝 [3.1.2]--2.1.2 逻辑函数.txt (0.01 MB)
📂 {2}--2.2 逻辑代数的基本定理和规则/
📝 (3.2.1)--2.2.1 逻辑代数的基本定理.pdf (1.61 MB)
📝 (3.2.2)--2.2.2 逻辑代数的规则.pdf (1.62 MB)
📝 (3.2.3)--2.2.3 复合逻辑.pdf (2.33 MB)
📽️ [3.2.1]--2.2.1 逻辑代数的基本定理.mp4 (326.17 MB)
📄 [3.2.1]--2.2.1 逻辑代数的基本定理.srt (0.02 MB)
📝 [3.2.1]--2.2.1 逻辑代数的基本定理.txt (0.01 MB)
📽️ [3.2.2]--2.2.2 逻辑代数的规则.mp4 (153.06 MB)
📄 [3.2.2]--2.2.2 逻辑代数的规则.srt (0.02 MB)
📝 [3.2.2]--2.2.2 逻辑代数的规则.txt (0.01 MB)
📽️ [3.2.3]--2.2.3 复合逻辑.mp4 (131.24 MB)
📄 [3.2.3]--2.2.3 复合逻辑.srt (0.02 MB)
📝 [3.2.3]--2.2.3 复合逻辑.txt (0.01 MB)
📂 {3}--2.3 逻辑表达式的形式与转换/
📝 (3.3.1)--2.3.1 逻辑表达式的基本形式.pdf (1.22 MB)
📝 (3.3.2)--2.3.2 逻辑表达式的标准形式.pdf (2.64 MB)
📝 (3.3.3)--2.3.3 逻辑表达式的转换.pdf (2.15 MB)
📽️ [3.3.1]--2.3.1 逻辑表达式的基本形式.mp4 (70.12 MB)
📄 [3.3.1]--2.3.1 逻辑表达式的基本形式.srt (0.01 MB)
📝 [3.3.1]--2.3.1 逻辑表达式的基本形式.txt (0.00 MB)
📽️ [3.3.2]--2.3.2 逻辑表达式的标准形式.mp4 (203.05 MB)
📄 [3.3.2]--2.3.2 逻辑表达式的标准形式.srt (0.02 MB)
📝 [3.3.2]--2.3.2 逻辑表达式的标准形式.txt (0.01 MB)
📽️ [3.3.3]--2.3.3 逻辑表达式的转换.mp4 (259.93 MB)
📄 [3.3.3]--2.3.3 逻辑表达式的转换.srt (0.02 MB)
📝 [3.3.3]--2.3.3 逻辑表达式的转换.txt (0.01 MB)
📂 {4}--2.4 逻辑函数代数化简法/
📝 (3.4.1)--2.4.1 与或表达式化简方法.pdf (1.81 MB)
📝 (3.4.2)--2.4.2 与或表达式化简举例.pdf (0.69 MB)
📝 (3.4.3)--2.4.3 或与表达式化简.pdf (1.09 MB)
📽️ [3.4.1]--2.4.1 与或表达式化简方法.mp4 (121.32 MB)
📄 [3.4.1]--2.4.1 与或表达式化简方法.srt (0.02 MB)
📝 [3.4.1]--2.4.1 与或表达式化简方法.txt (0.01 MB)
📽️ [3.4.2]--2.4.2 与或表达式化简举例.mp4 (58.92 MB)
📄 [3.4.2]--2.4.2 与或表达式化简举例.srt (0.01 MB)
📝 [3.4.2]--2.4.2 与或表达式化简举例.txt (0.01 MB)
📽️ [3.4.3]--2.4.3 或与表达式化简.mp4 (153.61 MB)
📄 [3.4.3]--2.4.3 或与表达式化简.srt (0.01 MB)
📝 [3.4.3]--2.4.3 或与表达式化简.txt (0.01 MB)
📂 {5}--2.5 逻辑函数卡诺图化简法/
📝 (3.5.1)--2.5.1 卡诺图的组成及性质.pdf (2.18 MB)
📝 (3.5.2)--2.5.2 卡诺图上最小项的合并规律.pdf (1.67 MB)
📝 (3.5.3)--2.5.3 卡诺图化简逻辑函数.pdf (1.81 MB)
📽️ [3.5.1]--2.5.1 卡诺图的组成及性质.mp4 (136.45 MB)
📄 [3.5.1]--2.5.1 卡诺图的组成及性质.srt (0.03 MB)
📝 [3.5.1]--2.5.1 卡诺图的组成及性质.txt (0.01 MB)
📽️ [3.5.2]--2.5.2 卡诺图上最小项的合并规律.mp4 (215.67 MB)
📄 [3.5.2]--2.5.2 卡诺图上最小项的合并规律.srt (0.02 MB)
📝 [3.5.2]--2.5.2 卡诺图上最小项的合并规律.txt (0.01 MB)
📽️ [3.5.3]--2.5.3 卡诺图化简逻辑函数.mp4 (143.91 MB)
📄 [3.5.3]--2.5.3 卡诺图化简逻辑函数.srt (0.02 MB)
📝 [3.5.3]--2.5.3 卡诺图化简逻辑函数.txt (0.01 MB)
📂 {6}--2.6 逻辑函数列表化简法/
📝 (3.6.1)--2.6 列表化简法.pdf (1.50 MB)
📽️ [3.6.1]--2.6 列表化简法.mp4 (163.24 MB)
📄 [3.6.1]--2.6 列表化简法.srt (0.03 MB)
📝 [3.6.1]--2.6 列表化简法.txt (0.01 MB)
📂 {7}--本章教材/
📝 (3.7.1)--第二章 逻辑代数基础教材.pdf (4.86 MB)
📂 {4}--第三章 集成门电路与触发器(1)/
📂 {1}--3.1 数字集成电路的分类/
📝 (4.1.1)--3.1 数字集成电路的分类.pdf (2.48 MB)
📽️ [4.1.1]--3.1 数字集成电路的分类.mp4 (149.30 MB)
📄 [4.1.1]--3.1 数字集成电路的分类.srt (0.02 MB)
📝 [4.1.1]--3.1 数字集成电路的分类.txt (0.01 MB)
📂 {2}--3.2 半导体器件的开关特性/
📝 (4.2.1)--3.2.1 二极管的开关特性.pdf (1.76 MB)
📝 (4.2.2)--3.2.2 三极管的开关特性.pdf (2.14 MB)
📽️ [4.2.1]--3.2.1 二极管的开关特性.mp4 (151.62 MB)
📄 [4.2.1]--3.2.1 二极管的开关特性.srt (0.02 MB)
📝 [4.2.1]--3.2.1 二极管的开关特性.txt (0.01 MB)
📽️ [4.2.2]--3.2.2 三极管的开关特性.mp4 (157.50 MB)
📄 [4.2.2]--3.2.2 三极管的开关特性.srt (0.02 MB)
📝 [4.2.2]--3.2.2 三极管的开关特性.txt (0.01 MB)
📂 {3}--3.3 简单逻辑门电路/
📝 (4.3.1)--3.3 简单逻辑门电路.pdf (1.47 MB)
📽️ [4.3.1]--3.3 简单逻辑门电路.mp4 (99.22 MB)
📄 [4.3.1]--3.3 简单逻辑门电路.srt (0.01 MB)
📝 [4.3.1]--3.3 简单逻辑门电路.txt (0.00 MB)
📂 {4}--3.4 TTL型集成门电路/
📝 (4.4.1)--3.4.1 典型的TTL与非门.pdf (2.00 MB)
📝 (4.4.2)--3.4.2 常用的集成TTL门电路.pdf (1.52 MB)
📝 (4.4.3)--3.4.3 两种特殊的门电路.pdf (2.14 MB)
📽️ [4.4.1]--3.4.1 典型的TTL与非门.mp4 (226.53 MB)
📄 [4.4.1]--3.4.1 典型的TTL与非门.srt (0.03 MB)
📝 [4.4.1]--3.4.1 典型的TTL与非门.txt (0.01 MB)
📽️ [4.4.2]--3.4.2 常用的集成TTL门电路.mp4 (123.22 MB)
📄 [4.4.2]--3.4.2 常用的集成TTL门电路.srt (0.01 MB)
📝 [4.4.2]--3.4.2 常用的集成TTL门电路.txt (0.01 MB)
📽️ [4.4.3]--3.4.3 两种特殊的门电路.mp4 (94.60 MB)
📄 [4.4.3]--3.4.3 两种特殊的门电路.srt (0.02 MB)
📝 [4.4.3]--3.4.3 两种特殊的门电路.txt (0.01 MB)
📂 {5}--3.5 MOS型集成门电路/
📝 (4.5.1)--3.5.1 MOS管的开关特性.pdf (1.83 MB)
📝 (4.5.2)--3.5.2 CMOS集成逻辑门.pdf (2.45 MB)
📽️ [4.5.1]--3.5.1 MOS管的开关特性.mp4 (168.15 MB)
📄 [4.5.1]--3.5.1 MOS管的开关特性.srt (0.02 MB)
📝 [4.5.1]--3.5.1 MOS管的开关特性.txt (0.01 MB)
📽️ [4.5.2]--3.5.2 CMOS集成逻辑门.mp4 (212.48 MB)
📄 [4.5.2]--3.5.2 CMOS集成逻辑门.srt (0.03 MB)
📝 [4.5.2]--3.5.2 CMOS集成逻辑门.txt (0.01 MB)
📂 {6}--3.6 正逻辑和负逻辑/
📝 (4.6.1)--3.6 正逻辑和负逻辑.pdf (1.11 MB)
📽️ [4.6.1]--3.6 正逻辑和负逻辑.mp4 (66.56 MB)
📄 [4.6.1]--3.6 正逻辑和负逻辑.srt (0.01 MB)
📝 [4.6.1]--3.6 正逻辑和负逻辑.txt (0.00 MB)
📂 {5}--第四章 组合逻辑电路/
📂 {1}--4.1 逻辑电路的分类/
📝 (5.1.1)--4.1 逻辑电路的分类.pdf (1.85 MB)
📽️ [5.1.1]--4.1 逻辑电路的分类.mp4 (79.25 MB)
📄 [5.1.1]--4.1 逻辑电路的分类.srt (0.01 MB)
📝 [5.1.1]--4.1 逻辑电路的分类.txt (0.01 MB)
📂 {2}--4.2 组合逻辑电路分析/
📝 (5.2.1)--4.2 组合逻辑电路分析.pdf (2.13 MB)
📽️ [5.2.1]--4.2 组合逻辑电路分析.mp4 (156.21 MB)
📄 [5.2.1]--4.2 组合逻辑电路分析.srt (0.03 MB)
📝 [5.2.1]--4.2 组合逻辑电路分析.txt (0.01 MB)
📂 {3}--4.3 组合逻辑电路设计/
📝 (5.3.1)--4.3.1 组合逻辑电路设计的一般步骤.pdf (1.83 MB)
📝 (5.3.2)--4.3.2 包含无关条件的组合逻辑电路设计.pdf (2.49 MB)
📝 (5.3.3)--4.3.3 多输出组合逻辑电路的设计.pdf (2.36 MB)
📝 (5.3.4)--4.3.4 无反变量提供的组合逻辑电路设计.pdf (2.81 MB)
📽️ [5.3.1]--4.3.1 组合逻辑电路设计的一般步骤.mp4 (90.54 MB)
📄 [5.3.1]--4.3.1 组合逻辑电路设计的一般步骤.srt (0.02 MB)
📝 [5.3.1]--4.3.1 组合逻辑电路设计的一般步骤.txt (0.01 MB)
📽️ [5.3.2]--4.3.2 包含无关条件的组合逻辑电路设计.mp4 (113.35 MB)
📄 [5.3.2]--4.3.2 包含无关条件的组合逻辑电路设计.srt (0.02 MB)
📝 [5.3.2]--4.3.2 包含无关条件的组合逻辑电路设计.txt (0.01 MB)
📽️ [5.3.3]--4.3.3 多输出组合逻辑电路的设计.mp4 (106.42 MB)
📄 [5.3.3]--4.3.3 多输出组合逻辑电路的设计.srt (0.02 MB)
📝 [5.3.3]--4.3.3 多输出组合逻辑电路的设计.txt (0.01 MB)
📽️ [5.3.4]--4.3.4 无反变量提供的组合逻辑电路设计.mp4 (96.67 MB)
📄 [5.3.4]--4.3.4 无反变量提供的组合逻辑电路设计.srt (0.01 MB)
📝 [5.3.4]--4.3.4 无反变量提供的组合逻辑电路设计.txt (0.01 MB)
📂 {4}--4.4 组合逻辑电路中的险象/
📝 (5.4.2)--4.4.2 组合逻辑电路中险象的判断.pdf (1.27 MB)
📝 (5.4.3)--4.4.3 组合逻辑电路中险象的消除.pdf (1.61 MB)
📽️ [5.4.1]--4.4.1 组合逻辑电路中险象的定义.mp4 (55.15 MB)
📄 [5.4.1]--4.4.1 组合逻辑电路中险象的定义.srt (0.01 MB)
📝 [5.4.1]--4.4.1 组合逻辑电路中险象的定义.txt (0.01 MB)
📽️ [5.4.2]--4.4.2 组合逻辑电路中险象的判断.mp4 (90.40 MB)
📄 [5.4.2]--4.4.2 组合逻辑电路中险象的判断.srt (0.01 MB)
📝 [5.4.2]--4.4.2 组合逻辑电路中险象的判断.txt (0.01 MB)
📽️ [5.4.3]--4.4.3 组合逻辑电路中险象的消除.mp4 (72.32 MB)
📄 [5.4.3]--4.4.3 组合逻辑电路中险象的消除.srt (0.01 MB)
📝 [5.4.3]--4.4.3 组合逻辑电路中险象的消除.txt (0.01 MB)
📂 {4}--4.4 组合逻辑电路中的险象/
📝 (5.4.1)--4.4.1 组合逻辑电路中险象的定义.pdf (1.88 MB)
📂 {5}--本章教材/
📝 (5.5.1)--第四章 组合逻辑电路教材.pdf (1.77 MB)
📂 {6}--第三章集成门电路与触发器(2)/
📂 {1}--3.7 触发器/
📝 (6.1.1)--3.7.1 触发器概述.pdf (1.35 MB)
📝 (6.1.2)--3.7.2 基本RS触发器.pdf (2.72 MB)
📝 (6.1.3)--3.7.3 钟控触发器.pdf (3.46 MB)
📝 (6.1.4)--3.7.4 主从RS触发器.pdf (2.53 MB)
📝 (6.1.5)--3.7.5 主从JK触发器.pdf (2.97 MB)
📝 (6.1.6)--3.7.6 维持阻塞触发器.pdf (4.01 MB)
📽️ [6.1.1]--3.7.1 触发器概述.mp4 (38.81 MB)
📄 [6.1.1]--3.7.1 触发器概述.srt (0.01 MB)
📝 [6.1.1]--3.7.1 触发器概述.txt (0.00 MB)
📽️ [6.1.2]--3.7.2 基本RS触发器.mp4 (100.97 MB)
📄 [6.1.2]--3.7.2 基本RS触发器.srt (0.03 MB)
📝 [6.1.2]--3.7.2 基本RS触发器.txt (0.02 MB)
📽️ [6.1.3]--3.7.3 钟控触发器.mp4 (85.72 MB)
📄 [6.1.3]--3.7.3 钟控触发器.srt (0.03 MB)
📝 [6.1.3]--3.7.3 钟控触发器.txt (0.02 MB)
📽️ [6.1.4]--3.7.4 主从RS触发器.mp4 (228.85 MB)
📄 [6.1.4]--3.7.4 主从RS触发器.srt (0.02 MB)
📝 [6.1.4]--3.7.4 主从RS触发器.txt (0.01 MB)
📽️ [6.1.5]--3.7.5 主从JK触发器.mp4 (54.84 MB)
📄 [6.1.5]--3.7.5 主从JK触发器.srt (0.02 MB)
📝 [6.1.5]--3.7.5 主从JK触发器.txt (0.01 MB)
📽️ [6.1.6]--3.7.6 维持阻塞触发器.mp4 (101.54 MB)
📄 [6.1.6]--3.7.6 维持阻塞触发器.srt (0.02 MB)
📝 [6.1.6]--3.7.6 维持阻塞触发器.txt (0.01 MB)
📂 {7}--实验1 虚拟实验平台介绍/
📂 {1}--实验1 虚拟实验平台介绍/
📝 (7.1.1)--虚拟实验平台操作说明.pdf (0.62 MB)
📽️ [7.1.1]--实验1 虚拟实验平台介绍.mp4 (56.61 MB)
📄 [7.1.1]--实验1 虚拟实验平台介绍.srt (0.01 MB)
📝 [7.1.1]--实验1 虚拟实验平台介绍.txt (0.00 MB)
📂 {8}--实验2 Logisim实验平台介绍/
📂 {1}--实验2.1 Logisim简介/
📽️ [8.1.1]--实验2.1 Logisim简介.mp4 (65.08 MB)
📄 [8.1.1]--实验2.1 Logisim简介.srt (0.01 MB)
📝 [8.1.1]--实验2.1 Logisim简介.txt (0.00 MB)
📂 {2}--实验2.2 Logisim实例/
📽️ [8.2.1]--实验2.2 Logisim实例.mp4 (237.62 MB)
📄 [8.2.1]--实验2.2 Logisim实例.srt (0.01 MB)
📝 [8.2.1]--实验2.2 Logisim实例.txt (0.01 MB)
📂 {9}--第五章 同步时序逻辑电路/
📂 {1}--5.1 时序逻辑电路基础/
📝 (9.1.1)--5.1.1 时序逻辑电路概述.pdf (3.21 MB)
📝 (9.1.2)--5.1.2 同步时序逻辑电路的描述方法.pdf (2.96 MB)
📽️ [9.1.1]--5.1.1 时序逻辑电路概述.mp4 (80.80 MB)
📄 [9.1.1]--5.1.1 时序逻辑电路概述.srt (0.03 MB)
📝 [9.1.1]--5.1.1 时序逻辑电路概述.txt (0.01 MB)
📽️ [9.1.2]--5.1.2 同步时序逻辑电路的描述方法.mp4 (70.83 MB)
📄 [9.1.2]--5.1.2 同步时序逻辑电路的描述方法.srt (0.02 MB)
📝 [9.1.2]--5.1.2 同步时序逻辑电路的描述方法.txt (0.01 MB)
📂 {2}--5.2 同步时序逻辑电路分析/
📝 (9.2.1)--5.2.1 同步时序逻辑电路表格分析法.pdf (4.14 MB)
📝 (9.2.2)--5.2.2 同步时序逻辑电路代数分析法.pdf (3.70 MB)
📽️ [9.2.1]--5.2.1 同步时序逻辑电路表格分析法.mp4 (83.54 MB)
📄 [9.2.1]--5.2.1 同步时序逻辑电路表格分析法.srt (0.03 MB)
📝 [9.2.1]--5.2.1 同步时序逻辑电路表格分析法.txt (0.01 MB)
📽️ [9.2.2]--5.2.2 同步时序逻辑电路代数分析法.mp4 (140.01 MB)
📄 [9.2.2]--5.2.2 同步时序逻辑电路代数分析法.srt (0.02 MB)
📝 [9.2.2]--5.2.2 同步时序逻辑电路代数分析法.txt (0.01 MB)
📂 {3}--5.3 同步时序逻辑电路设计过程/
📝 (9.3.1)--5.3.1 同步时序逻辑电路的一般设计步骤.pdf (1.39 MB)
📝 (9.3.2)--5.3.2 原始状态图1.pdf (1.47 MB)
📝 (9.3.3)--5.3.3 原始状态图2.pdf (2.23 MB)
📝 (9.3.4)--5.3.4 原始状态图化简.pdf (2.70 MB)
📝 (9.3.5)--5.3.5 状态编码.pdf (1.39 MB)
📝 (9.3.6)--5.3.6 确定激励函数和输出函数.pdf (2.78 MB)
📽️ [9.3.1]--5.3.1 同步时序逻辑电路的一般设计步骤.mp4 (59.04 MB)
📄 [9.3.1]--5.3.1 同步时序逻辑电路的一般设计步骤.srt (0.01 MB)
📝 [9.3.1]--5.3.1 同步时序逻辑电路的一般设计步骤.txt (0.01 MB)
📽️ [9.3.2]--5.3.2 原始状态图1.mp4 (127.71 MB)
📄 [9.3.2]--5.3.2 原始状态图1.srt (0.03 MB)
📝 [9.3.2]--5.3.2 原始状态图1.txt (0.01 MB)
📽️ [9.3.3]--5.3.3 原始状态图2.mp4 (130.37 MB)
📄 [9.3.3]--5.3.3 原始状态图2.srt (0.04 MB)
📝 [9.3.3]--5.3.3 原始状态图2.txt (0.02 MB)
📽️ [9.3.4]--5.3.4 原始状态图化简.mp4 (77.31 MB)
📄 [9.3.4]--5.3.4 原始状态图化简.srt (0.02 MB)
📝 [9.3.4]--5.3.4 原始状态图化简.txt (0.01 MB)
📽️ [9.3.5]--5.3.5 状态编码.mp4 (48.74 MB)
📄 [9.3.5]--5.3.5 状态编码.srt (0.01 MB)
📝 [9.3.5]--5.3.5 状态编码.txt (0.01 MB)
📽️ [9.3.6]--5.3.6 确定激励函数和输出函数.mp4 (68.62 MB)
📄 [9.3.6]--5.3.6 确定激励函数和输出函数.srt (0.02 MB)
📝 [9.3.6]--5.3.6 确定激励函数和输出函数.txt (0.01 MB)
📂 {4}--5.4 同步时序逻辑电路设计实例/
📝 (9.4.1)--5.4.1 同步时序逻辑电路设计举例.pdf (3.99 MB)
📝 (9.4.2)--5.4.2 自启动的问题.pdf (4.23 MB)
📽️ [9.4.1]--5.4.1 同步时序逻辑电路举例.mp4 (151.69 MB)
📄 [9.4.1]--5.4.1 同步时序逻辑电路举例.srt (0.03 MB)
📝 [9.4.1]--5.4.1 同步时序逻辑电路举例.txt (0.01 MB)
📽️ [9.4.2]--5.4.2 自启动的问题.mp4 (105.42 MB)
📄 [9.4.2]--5.4.2 自启动的问题.srt (0.03 MB)
📝 [9.4.2]--5.4.2 自启动的问题.txt (0.01 MB)
📂 {10}--第六章 异步时序逻辑电路/
📂 {1}--6.1 异步时序逻辑电路的特点与分类/
📝 (10.1.1)--6.1 异步时序逻辑电路的特点与分类.pdf (1.93 MB)
📽️ [10.1.1]--6.1 异步时序逻辑电路的特点与分类.mp4 (214.17 MB)
📄 [10.1.1]--6.1 异步时序逻辑电路的特点与分类.srt (0.02 MB)
📝 [10.1.1]--6.1 异步时序逻辑电路的特点与分类.txt (0.01 MB)
📂 {2}--6.2 脉冲异步时序逻辑电路/
📝 (10.2.1)--6.2.1 脉冲异步时序逻辑电路分析.pdf (2.86 MB)
📝 (10.2.2)--6.2.2 脉冲异步时序逻辑电路设计.pdf (4.33 MB)
📽️ [10.2.1]--6.2.1 脉冲异步时序逻辑电路分析.mp4 (205.75 MB)
📄 [10.2.1]--6.2.1 脉冲异步时序逻辑电路分析.srt (0.04 MB)
📝 [10.2.1]--6.2.1 脉冲异步时序逻辑电路分析.txt (0.02 MB)
📽️ [10.2.2]--6.2.2 脉冲异步时序逻辑电路设计.mp4 (191.28 MB)
📄 [10.2.2]--6.2.2 脉冲异步时序逻辑电路设计.srt (0.04 MB)
📝 [10.2.2]--6.2.2 脉冲异步时序逻辑电路设计.txt (0.02 MB)
📂 {3}--6.3 电平异步时序逻辑电路/
📝 (10.3.1)--6.3.1 电平异步时序逻辑电路的结构模型和分析方法.pdf (2.65 MB)
📝 (10.3.2)--6.3.2 电平异步时序逻辑电路分析.pdf (1.67 MB)
📝 (10.3.3)--6.3.3 电平异步时序逻辑电路中的竞争.pdf (3.06 MB)
📽️ [10.3.1]--6.3.1 电平异步时序逻辑电路的结构模型和分析方法.mp4 (125.55 MB)
📄 [10.3.1]--6.3.1 电平异步时序逻辑电路的结构模型和分析方法.srt (0.03 MB)
📝 [10.3.1]--6.3.1 电平异步时序逻辑电路的结构模型和分析方法.txt (0.01 MB)
📽️ [10.3.2]--6.3.2 电平异步时序逻辑电路分析.mp4 (96.59 MB)
📄 [10.3.2]--6.3.2 电平异步时序逻辑电路分析.srt (0.02 MB)
📝 [10.3.2]--6.3.2 电平异步时序逻辑电路分析.txt (0.01 MB)
📽️ [10.3.3]--6.3.3 电平异步时序逻辑电路中的竞争.mp4 (111.90 MB)
📄 [10.3.3]--6.3.3 电平异步时序逻辑电路中的竞争.srt (0.02 MB)
📝 [10.3.3]--6.3.3 电平异步时序逻辑电路中的竞争.txt (0.01 MB)
📂 {11}--实验3 vivado介绍/
📂 {1}--实验3.1 vivado简介/
📽️ [11.1.1]--实验3.1 vivado简介.mp4 (81.40 MB)
📄 [11.1.1]--实验3.1 vivado简介.srt (0.01 MB)
📝 [11.1.1]--实验3.1 vivado简介.txt (0.01 MB)
📂 {2}--实验3.2 vivado实例/
📽️ [11.2.1]--实验3.2 vivado实例.mp4 (87.81 MB)
📄 [11.2.1]--实验3.2 vivado实例.srt (0.02 MB)
📝 [11.2.1]--实验3.2 vivado实例.txt (0.01 MB)
📂 {12}--第七章 中规模集成电路及其应用/
📂 {1}--7.1 常用中规模组合逻辑电路/
📝 (12.1.1)--7.1.1 二进制并行加法器.pdf (3.48 MB)
📝 (12.1.2)--7.1.2 译码器.pdf (4.89 MB)
📝 (12.1.3)--7.1.3 编码器.pdf (4.51 MB)
📝 (12.1.4)--7.1.4 多路选择器.pdf (3.22 MB)
📝 (12.1.5)--7.1.5 多路分配器.pdf (2.29 MB)
📽️ [12.1.1]--7.1.1 二进制并行加法器.mp4 (133.27 MB)
📄 [12.1.1]--7.1.1 二进制并行加法器.srt (0.02 MB)
📝 [12.1.1]--7.1.1 二进制并行加法器.txt (0.01 MB)
📽️ [12.1.2]--7.1.2 译码器.mp4 (141.45 MB)
📄 [12.1.2]--7.1.2 译码器.srt (0.02 MB)
📝 [12.1.2]--7.1.2 译码器.txt (0.01 MB)
📽️ [12.1.3]--7.1.3 编码器.mp4 (78.90 MB)
📄 [12.1.3]--7.1.3 编码器.srt (0.02 MB)
📝 [12.1.3]--7.1.3 编码器.txt (0.01 MB)
📽️ [12.1.4]--7.1.4 多路选择器.mp4 (159.39 MB)
📄 [12.1.4]--7.1.4 多路选择器.srt (0.03 MB)
📝 [12.1.4]--7.1.4 多路选择器.txt (0.01 MB)
📽️ [12.1.5]--7.1.5 多路分配器.mp4 (48.51 MB)
📄 [12.1.5]--7.1.5 多路分配器.srt (0.01 MB)
📝 [12.1.5]--7.1.5 多路分配器.txt (0.00 MB)
📂 {2}--7.2 常用中规模时序逻辑电路/
📝 (12.2.1)--7.2.1 计数器74193及应用.pdf (3.57 MB)
📝 (12.2.2)--7.2.2 计数器74290及应用.pdf (1.57 MB)
📝 (12.2.3)--7.2.3 集成寄存器.pdf (4.59 MB)
📽️ [12.2.1]--7.2.1 计数器74193及应用.mp4 (108.10 MB)
📄 [12.2.1]--7.2.1 计数器74193及应用.srt (0.02 MB)
📝 [12.2.1]--7.2.1 计数器74193及应用.txt (0.01 MB)
📽️ [12.2.2]--7.2.2 计数器74290及应用.mp4 (41.61 MB)
📄 [12.2.2]--7.2.2 计数器74290及应用.srt (0.01 MB)
📝 [12.2.2]--7.2.2 计数器74290及应用.txt (0.00 MB)
📽️ [12.2.3]--7.2.3 集成寄存器.mp4 (99.83 MB)
📄 [12.2.3]--7.2.3 集成寄存器.srt (0.02 MB)
📝 [12.2.3]--7.2.3 集成寄存器.txt (0.01 MB)
📂 {3}--7.3 常用中规模信号产生电路/
📝 (12.3.1)--7.3.1 集成定时器555.pdf (4.81 MB)
📝 (12.3.2)--7.3.2 多谐振荡器.pdf (1.64 MB)
📝 (12.3.3)--7.3.3 施密特触发器.pdf (1.22 MB)
📝 (12.3.4)--7.3.4 单稳态触发器.pdf (1.35 MB)
📽️ [12.3.1]--7.3.1 集成定时器555.mp4 (62.18 MB)
📄 [12.3.1]--7.3.1 集成定时器555.srt (0.02 MB)
📝 [12.3.1]--7.3.1 集成定时器555.txt (0.01 MB)
📽️ [12.3.2]--7.3.2 多谐振荡器.mp4 (188.03 MB)
📄 [12.3.2]--7.3.2 多谐振荡器.srt (0.01 MB)
📝 [12.3.2]--7.3.2 多谐振荡器.txt (0.00 MB)
📽️ [12.3.3]--7.3.3 施密特触发器.mp4 (39.00 MB)
📄 [12.3.3]--7.3.3 施密特触发器.srt (0.01 MB)
📝 [12.3.3]--7.3.3 施密特触发器.txt (0.00 MB)
📽️ [12.3.4]--7.3.4 单稳态触发器.mp4 (183.78 MB)
📄 [12.3.4]--7.3.4 单稳态触发器.srt (0.01 MB)
📝 [12.3.4]--7.3.4 单稳态触发器.txt (0.00 MB)
📂 {4}--7.4 常用中规模信号变换电路/
📝 (12.4.1)--7.4.1 集成DA转换器的工作原理.pdf (4.07 MB)
📝 (12.4.2)--7.4.2 集成AD转换器的工作原理.pdf (3.91 MB)
📽️ [12.4.1]--7.4.1 集成DA转换器的工作原理.mp4 (289.01 MB)
📄 [12.4.1]--7.4.1 集成DA转换器的工作原理.srt (0.02 MB)
📝 [12.4.1]--7.4.1 集成DA转换器的工作原理.txt (0.01 MB)
📽️ [12.4.2]--7.4.2 集成AD转换器的工作原理.mp4 (303.13 MB)
📄 [12.4.2]--7.4.2 集成AD转换器的工作原理.srt (0.02 MB)
📝 [12.4.2]--7.4.2 集成AD转换器的工作原理.txt (0.01 MB)
📂 {13}--第八章 可编程逻辑器件/
📂 {1}--8.1 PLD概述/
📝 (13.1.1)--8.1 PLD概述.pdf (2.58 MB)
📽️ [13.1.1]--8.1 PLD概述.mp4 (57.34 MB)
📄 [13.1.1]--8.1 PLD概述.srt (0.01 MB)
📝 [13.1.1]--8.1 PLD概述.txt (0.01 MB)
📂 {2}--8.2 低密度可编程逻辑器件/
📝 (13.2.1)--8.2.1 可编程只读存储器PROM.pdf (3.56 MB)
📝 (13.2.2)--8.2.2 可编程逻辑阵列PLA.pdf (1.68 MB)
📝 (13.2.3)--8.2.3 其他低密度可编程逻辑器件.pdf (1.84 MB)
📽️ [13.2.1]--8.2.1 可编程只读存储器PROM.mp4 (109.37 MB)
📄 [13.2.1]--8.2.1 可编程只读存储器PROM.srt (0.02 MB)
📝 [13.2.1]--8.2.1 可编程只读存储器PROM.txt (0.01 MB)
📽️ [13.2.2]--8.2.2 可编程逻辑阵列PLA.mp4 (53.15 MB)
📄 [13.2.2]--8.2.2 可编程逻辑阵列PLA.srt (0.01 MB)
📝 [13.2.2]--8.2.2 可编程逻辑阵列PLA.txt (0.00 MB)
📽️ [13.2.3]--8.2.3 其他低密度可编程逻辑器件.mp4 (48.98 MB)
📄 [13.2.3]--8.2.3 其他低密度可编程逻辑器件.srt (0.01 MB)
📝 [13.2.3]--8.2.3 其他低密度可编程逻辑器件.txt (0.01 MB)
📂 {3}--8.3 高密度可编程逻辑器件/
📝 (13.3.1)--8.3.1 现场可编程门阵列FPGA.pdf (2.46 MB)
📝 (13.3.2)--8.3.2 Vivado设计套件.pdf (1.46 MB)
📽️ [13.3.1]--8.3.1 现场可编程门阵列FPGA.mp4 (60.28 MB)
📄 [13.3.1]--8.3.1 现场可编程门阵列FPGA.srt (0.01 MB)
📝 [13.3.1]--8.3.1 现场可编程门阵列FPGA.txt (0.01 MB)
📽️ [13.3.2]--8.3.2 Vivado设计套件.mp4 (37.39 MB)
📄 [13.3.2]--8.3.2 Vivado设计套件.srt (0.01 MB)
📝 [13.3.2]--8.3.2 Vivado设计套件.txt (0.00 MB)
📂 {14}--期末考试试题/
📄 .dpl.bak_lel (0.02 MB)
📄 播放列表.dpl (0.02 MB)
📄 修复播放列表.bat (0.00 MB)
📂 西安电子科技大学 数字电路与逻辑设计 全64讲 主讲-任爱锋 视频教程/
📦 数字电路与逻辑设计 1-32讲.rar (1558.73 MB)
📦 数字电路与逻辑设计 33-64讲.rar (1666.16 MB)
📂 西安交通大学 数字电路与逻辑设计 赵进全 69讲/
📂 集成触发器/
📽️ 25触发器(一).flv (49.64 MB)
📽️ 26触发器(二).flv (68.81 MB)
📽️ 27触发器(三).flv (54.90 MB)
📽️ 28触发器(四).flv (47.38 MB)
📽️ 29触发器(五).flv (44.71 MB)
📽️ 30触发器(六).flv (41.06 MB)
📽️ 31触发器(七).flv (42.68 MB)
📂 课件/
📝 第1.2章.ppt (1.59 MB)
📝 第1章 数字逻辑基础 [兼容模式].pdf (0.57 MB)
📝 第1章.ppt (0.82 MB)
📝 第2章.ppt (1.14 MB)
📝 第3章.ppt (2.49 MB)
📝 第4章.ppt (1.42 MB)
📝 第5章.ppt (50.42 MB)
📝 第7章.ppt (0.85 MB)
📝 第8章 半导体存储器和可编程逻辑器件.pdf (26.53 MB)
📝 第9章.ppt (2.35 MB)
📝 第一章逻辑代数基础.ppt (2.39 MB)
📝 前言.ppt (0.28 MB)
📂 时序视频/
📽️ 32时序逻辑电路分析与设计(一).flv (47.45 MB)
📽️ 33时序逻辑电路分析与设计(二).flv (58.95 MB)
📽️ 34时序逻辑电路分析与设计(三).flv (66.28 MB)
📽️ 35时序逻辑电路分析与设计(四).flv (50.74 MB)
📽️ 36时序逻辑电路分析与设计(五).flv (44.55 MB)
📽️ 37时序逻辑电路分析与设计(六).flv (55.38 MB)
📽️ 38时序逻辑电路分析与设计(七).flv (47.30 MB)
📽️ 39时序逻辑电路分析与设计(八).flv (48.12 MB)
📽️ 40时序逻辑电路分析与设计(九).flv (47.43 MB)
📽️ 41时序逻辑电路分析与设计(十).flv (47.07 MB)
📽️ 42时序逻辑电路分析与设计(十一).flv (48.63 MB)
📽️ 43时序逻辑电路分析与设计(十二).flv (42.01 MB)
📽️ 44时序逻辑电路分析与设计(十三).flv (39.39 MB)
📽️ 45时序逻辑电路分析与设计(十四).flv (50.61 MB)
📂 数电/
📽️ 46常用集成时序逻辑(一).flv (52.77 MB)
📽️ 47常用集成时序逻辑(二).flv (66.39 MB)
📽️ 48常用集成时序逻辑(三).flv (47.53 MB)
📽️ 49常用集成时序逻辑(四).flv (49.21 MB)
📽️ 50常用集成时序逻辑(五).flv (51.12 MB)
📽️ 51常用集成时序逻辑(六).flv (43.63 MB)
📽️ 52常用集成时序逻辑(七).flv (45.71 MB)
📽️ 53常用集成时序逻辑(八).flv (70.11 MB)
📽️ 54常用集成时序逻辑器件及应用(一).flv (45.30 MB)
📽️ 55常用集成时序逻辑器件及应用(二).flv (46.45 MB)
📽️ 56常用集成时序逻辑器件及应用(三).flv (57.75 MB)
📽️ 57集成逻辑门(一).flv (43.55 MB)
📽️ 58集成逻辑门(二).flv (61.53 MB)
📽️ 59集成逻辑门(三).flv (69.19 MB)
📽️ 60脉冲波形的产生和整形(一).flv (50.29 MB)
📽️ 61脉冲波形的产生和整形(二).flv (49.89 MB)
📽️ 62脉冲波形的产生和整形(三).flv (52.86 MB)
📽️ 63脉冲波形的产生和整形(四).flv (50.13 MB)
📽️ 64rom和可编程逻辑器件.flv (65.32 MB)
📂 数字电路与逻辑设计练习题/
📝 4时序逻辑电路习题解答.doc (2.00 MB)
📝 第三章 时序逻辑.docx (0.07 MB)
📝 任意进制计数器的设计.pdf (0.39 MB)
📝 数电.docx (0.02 MB)
📝 数电习题.pdf (0.62 MB)
📝 数电习题课1-2.ppt (0.37 MB)
📝 数字电路与逻辑设计_期末_复习题.pdf (2.32 MB)
📝 数字电路与逻辑设计.pdf (6.52 MB)
📝 数字电路与逻辑设计复习.ppt (1.97 MB)
📝 数字电路与逻辑设计总复习题.ppt (3.31 MB)
📝 数字电子技术第六章_计数器2.ppt (4.67 MB)
📝 数字逻辑电路王秀敏第8章7.10.doc (0.46 MB)
📂 数字逻辑基础/
📽️ 1逻辑代数基础(一).flv (43.57 MB)
📽️ 2逻辑代数基础(二).flv (46.46 MB)
📽️ 3逻辑代数基础(三).flv (43.47 MB)
📽️ 4逻辑代数基础(四).flv (39.03 MB)
📽️ 5逻辑代数基础(五).flv (43.95 MB)
📽️ 6逻辑代数基础(六).flv (46.10 MB)
📽️ 7逻辑代数基础(七).flv (69.89 MB)
📽️ 8逻辑代数基础(八).flv (44.63 MB)
📽️ 9逻辑代数基础(九).flv (46.55 MB)
📽️ 10逻辑代数基础(十).flv (41.65 MB)
📽️ 11逻辑代数基础(十一).flv (44.26 MB)
📽️ 12逻辑代数基础(十二).flv (46.17 MB)
📽️ 13逻辑代数基础(十三).flv (47.10 MB)
📽️ 14逻辑代数基础(十四).flv (67.47 MB)
📽️ 15逻辑代数基础(十五).flv (42.73 MB)
📂 西交大 数电/
📄 第01讲j.asf (9.22 MB)
📄 第02讲j.asf (9.46 MB)
📄 第03讲j.asf (8.25 MB)
📄 第04讲j.asf (9.09 MB)
📄 第05讲j.asf (8.24 MB)
📄 第06讲j.asf (9.89 MB)
📄 第07讲j.asf (10.11 MB)
📄 第08讲j.asf (9.39 MB)
📄 第09讲j.asf (8.95 MB)
📄 第10讲j.asf (8.96 MB)
📄 第11讲j.asf (9.33 MB)
📄 第12讲j.asf (9.23 MB)
📄 第13讲j.asf (9.00 MB)
📄 第14讲j.asf (9.68 MB)
📄 第15讲j.asf (9.37 MB)
📄 第16讲j.asf (8.68 MB)
📄 第17讲j.asf (8.79 MB)
📄 第18讲j.asf (9.40 MB)
📄 第19讲j.asf (9.56 MB)
📄 第20讲j.asf (8.69 MB)
📄 第21讲j.asf (9.66 MB)
📄 第22讲j.asf (10.80 MB)
📄 第23讲j.asf (9.13 MB)
📄 第24讲j.asf (9.67 MB)
📄 第25讲j.asf (9.78 MB)
📄 第26讲j.asf (9.43 MB)
📄 第27讲j.asf (9.39 MB)
📄 第28讲j.asf (9.26 MB)
📄 第29讲j.asf (9.76 MB)
📄 第30讲j.asf (8.89 MB)
📄 第31讲j.asf (8.70 MB)
📄 第32讲j.asf (8.94 MB)
📄 第33讲j.asf (10.07 MB)
📄 第34讲j.asf (9.53 MB)
📄 第35讲j.asf (9.71 MB)
📄 第36讲j.asf (8.91 MB)
📄 第37讲j.asf (9.76 MB)
📄 第38讲j.asf (60.31 MB)
📄 第39讲j.asf (9.08 MB)
📄 第40讲j.asf (9.41 MB)
📄 第41讲j.asf (9.69 MB)
📄 第42讲j.asf (9.83 MB)
📄 第43讲j.asf (10.25 MB)
📄 第44讲j.asf (9.85 MB)
📄 第45讲j.asf (9.59 MB)
📄 第46讲j.asf (10.02 MB)
📄 第47讲j.asf (11.08 MB)
📄 第48讲j.asf (10.67 MB)
📄 第49讲j.asf (10.48 MB)
📄 第50讲j.asf (10.14 MB)
📄 第51讲j.asf (10.40 MB)
📄 第52讲j.asf (9.23 MB)
📄 第53讲j.asf (9.80 MB)
📄 第54讲j.asf (9.77 MB)
📄 第55讲j.asf (10.35 MB)
📄 第56讲j.asf (9.37 MB)
📄 第57讲j.asf (9.02 MB)
📄 第58讲j.asf (9.15 MB)
📄 第59讲j.asf (10.60 MB)
📄 第60讲j.asf (9.32 MB)
📄 第61讲j.asf (9.57 MB)
📄 第62讲j.asf (9.57 MB)
📄 第63讲j.asf (10.83 MB)
📄 第64讲j.asf (61.47 MB)
📄 第65讲j.asf (64.39 MB)
📄 第66讲j.asf (60.82 MB)
📄 第67讲j.asf (10.18 MB)
📄 第68讲j.asf (10.82 MB)
📄 第69讲j.asf (10.18 MB)
📂 组合视频/
📽️ 16组合逻辑电路(一).flv (47.33 MB)
📽️ 17组合逻辑电路(二).flv (39.76 MB)
📽️ 18组合逻辑电路(三).flv (46.66 MB)
📽️ 19组合逻辑电路(四).flv (39.94 MB)
📽️ 20组合逻辑电路(五).flv (40.46 MB)
📽️ 21组合逻辑电路(六).flv (69.25 MB)
📽️ 22组合逻辑电路(七).flv (44.57 MB)
📽️ 23组合逻辑电路(八).flv (44.81 MB)
📽️ 24组合逻辑电路(九).flv (73.80 MB)
📽️ 3 (三)半导体随机存取存储器-1.SRAM存储器.flv (10.00 MB)
📽️ 4 (三)半导体随机存取存储器-2.DRAM存储器.flv (26.84 MB)
📽️ 52_555定时器及其组成的脉冲电路.flv (65.37 MB)
📝 01-华中科技大学 《数字电路与逻辑设计》试卷A.pdf (2.12 MB)
📝 02-西安交通大学《数字电路与逻辑设计》复习提纲.pdf (3.44 MB)
📝 03-北京邮电大学《数字电路与逻辑设计》课件.pdf (30.32 MB)
📝 04-西安交通大学《数字电路与逻辑设计》总复习题.pdf (5.87 MB)
📝 05-西安交通大学《数字电路与逻辑设计》期末复习题.pdf (4.98 MB)
📝 06-《数字电路与逻辑设计》试题集(含答案).pdf (6.89 MB)
📝 07-《数字电路与逻辑设计》试题集(含答案).pdf (3.67 MB)
📝 08-安徽大学研究生入学考试《数字电路与逻辑设计》试题.pdf (3.66 MB)
📝 09-《数字电路与逻辑设计》期末复习试题3套(含答案).pdf (3.93 MB)
📦 10-重庆邮电大学《数字电路逻辑设计》习题及答案.zip (8.78 MB)
📝 11-西安理工大学《数字逻辑与数字系统设计》2022年春季试卷 B.pdf (1.17 MB)
网盘下载
[!pan]+夸克网盘
夸克网盘